GIỚI THIỆU VỀ KIẾN TRÚC VÀ CÁCH SỬ DỤNG FPGA
Field Programmable Gate Array FPGA (Field Programmable Gate Array) s là mạch tích hợp kỹ thuật số bao gồm các khối logic cấu hình có thể được thay đổi với kết nối giữa các khối. Các kỹ sư thiết kế có thể thực hiện rất nhiều nhiệm vụ bằng cách lập trình các cấu trúc này.
Table of Contents
Lĩnh vực lập trình cổng mảng Lĩnh vực ứng dụng, ASIC và Silicon tùy chỉnh, Xử lý tín hiệu số, Vi điều khiển nhúng Lớp vật lý Truyền thông Công ty sản xuất máy tính có thể cấu hình lại Công nghệ cơ bản, Chức năng lập trình đơn giản
Công nghệ liên kết dễ sử dụng Công nghệ chống sao chép được lập trình mặt nạ, Công nghệ bộ nhớ chỉ có thể lập trình (PROM ), Công nghệ bộ nhớ chỉ đọc được(EPROM ) có thể lập trình
Bộ nhớ chỉ đọc có thể lập trình điện (EEPROM ) Công nghệ FLASH Công nghệ bộ nhớ truy cập ngẫu nhiên tĩnh (SRAM ) Công nghệ FPGA phát triển bao gồm SPLD và CPLD, PROM
PLA (Mảng logic lập trình), PAL (Logic lập trình mảng), CPLD (Thiết bị logic lập trình phức tạp), Mạch tích hợp ứng dụng cụ thể (ASIC)
Có cấu trúc ASIC, FPGA, FPGA KIẾN TRÚC, kỹ thuật sản xuất, thiết bị SRAM dựa trên các thiết bị antifuse dựa, / thiết bị EPROM dựa trên Flash, thiết bị FLASH-SRAM hỗn hợp, Kiến trúc Đơn vị di động, MUX-based, LUT-based
Programmable Logic Elements
logic di động
logic tử và thích ứng logic Mô-đun
Slice CLB và LAB
Mối liên kết
tín hiệu điều khiển
thích nghi logic Mô-đun
Shared Aritmetic Chain
Distributed RAM
phím Shift Đăng ký
nhanh Carry Chain
Embedded RAM
nhúng Multiplier, Adder, MAC
Embedded xử lý lõi
Clock Tree Clock quản lý
chung Mục đích tôi I / O
cấu hình I / O điện trở suất của
Gigabit Máy thu phát
IP (sở hữu trí tuệ) core
Interconnect Kiến trúc
Altera Interconnects Cách tiếp cận
Xilinx Interconnects Cách tiếp cận
lõi và I / O cung cấp điện áp
FPGA Programming
tập tin cấu hình
Chế độ cấu hình cho
Parallel thụ động nhanh (FPP) Chế độ
kích hoạt Serial (AS) chế độ
thụ động nối tiếp chế độ
thụ động song song không đồng bộ (PPA) Chế độ
JTAG chế độ
phát triển ứng dụng
Thiết kế Entry
tổng hợp, chức năng mô phỏng
Installation
Phân tích thời gian và mô phỏng
lập trình và cấu hình
mẫu Application
Circuit Sơ đồ và mô tả
Thực hiện dần các
kết luận sai lệch , tài nguyên
logic di động
logic tử và thích ứng logic Mô-đun
Slice CLB và LAB
Mối liên kết
tín hiệu điều khiển
thích nghi logic Mô-đun
Shared Aritmetic Chain
Distributed RAM
phím Shift Đăng ký
nhanh Carry Chain
Embedded RAM
nhúng Multiplier, Adder, MAC
Embedded xử lý lõi
Clock Tree Clock quản lý
chung Mục đích tôi I / O
cấu hình I / O điện trở suất của
Gigabit Máy thu phát
IP (sở hữu trí tuệ) core
Interconnect Kiến trúc
Altera Interconnects Cách tiếp cận
Xilinx Interconnects Cách tiếp cận
lõi và I / O cung cấp điện áp
FPGA Programming
tập tin cấu hình
Chế độ cấu hình cho
Parallel thụ động nhanh (FPP) Chế độ
kích hoạt Serial (AS) chế độ
thụ động nối tiếp chế độ
thụ động song song không đồng bộ (PPA) Chế độ
JTAG chế độ
phát triển ứng dụng
Thiết kế Entry
tổng hợp, chức năng mô phỏng
Installation
Phân tích thời gian và mô phỏng
lập trình và cấu hình
mẫu Application
Circuit Sơ đồ và mô tả
Thực hiện dần các
kết luận sai lệch , tài nguyên
Chuẩn bị bởi: Atilla AYDIN FPGA Kiến trúc và cách sử dụng File: Giới thiệu về Kiến trúc và Cách sử dụng FPGA
Tệp tải xuống danh sách LINK (ở định dạng TXT) link-682.zip mật khẩu-pass: 320volt.com
Post a Comment